Chiều 16/12/2024, Học viện KTQS tổ chức bảo vệ luận án tiến sĩ cho NCS Dương Quang Mạnh, Khóa 39/Khoa Vô tuyến điện tử về đề tài “Nghiên cứu phát triển cấu trúc chuyển mạch đa luồng và lọc đa tầng nhằm nâng cao hiệu năng trong chuyển mạch gói”, ngành Kỹ thuật điện tử, mã số 9.52.02.03 do Thượng tá PGS. TS Trịnh Quang Kiên và Đại tá TS Nguyễn Hải Dương – Học viện KTQS hướng dẫn.
Hội đồng đánh giá luận án tiến sĩ cấp Học viện gồm các thành viên: Thiếu tướng GS. TS Trần Xuân Nam – Học viện KTQS, Chủ tịch Hội đồng; GS. TS Trần Đức Tân – Trường ĐH Phenikaa, Phản biện 1; Đại tá PGS. TS Đỗ Xuân Tiến – Học viện KTQS, Phản biện 2; GS. TS Trần Xuân Tú – ĐH Quốc gia Hà Nội, Phản biện 3; Trung tá TS Trần Thị Hồng Thắm – Học viện KTQS, Thư ký; PGS. TS Nguyễn Đức Minh – ĐH Bách khoa Hà Nội, Ủy viên; PGS. TS Lê Nhật Thăng – Học viện Công nghệ bưu chính viễn thông, Ủy viên.
Khách mời tham dự buổi bảo vệ còn có các nhà khoa học đến từ các trường đại học, cơ sở nghiên cứu trong và ngoài Học viện, các bạn bè, đồng nghiệp và người thân của NCS.
Sau khi xem xét hồ sơ luận án, nghe NCS Dương Quang Mạnh trình bày luận án và trả lời các câu hỏi, Hội đồng thống nhất đánh giá:
* Ý nghĩa khoa học và ý nghĩa thực tiễn
Hiện nay, khối lượng dữ liệu trao đổi qua mạng và số lượng thiết bị đầu cuối đang gia tăng nhanh chóng, dẫn đến các yêu cầu cao hơn về thông lượng của các thiết bị chuyển mạch. Trong bối cảnh như vậy, vấn đề cải thiện hiệu quả xử lý dữ liệu trong các hệ thống chuyển mạch gói, bao gồm tăng băng thông, giảm độ trễ và tiết kiệm tài nguyên cho thiết bị chuyển mạch nhận được sự quan tâm rộng rãi của cộng đồng khoa học và là một nội dung nghiên cứu có tính thời sự cấp thiết.
Đề tài “Nghiên cứu phát triển cấu trúc chuyển mạch đa luồng và lọc đa tầng nhằm nâng cao hiệu năng trong chuyển mạch gói” của NCS Dương Quang Mạnh tập trung nghiên cứu cải tiến kiến trúc bộ nhớ đệm dữ liệu chuyển mạch có khả năng xử lý đa luồng, đáp ứng băng thông cao (hàng trăm Gbps) và cấu trúc bộ lọc gói, so khớp dữ liệu đa tầng có tỷ lệ lỗi thấp. Các đề xuất trong luận án có tính mới và sáng tạo, không trùng lặp; các số liệu đánh giá trong luận án cho thấy hiệu quả được cải thiện so với các nghiên cứu đã công bố được dùng để tham khảo.
* Các kết quả chính đạt được và những đóng góp mới của luận án
– Đề xuất một thiết kế và thực thi phần cứng trên Field Programmable Gate Array (FPGA) bộ nhớ đệm chuyển mạch gói chia sẻ đa luồng có khả năng xử lý đa luồng tốc độ cao có hiệu quả về băng thông, độ trễ chuyển mạch và dung lượng bộ nhớ.
– Đề xuất một mô hình lọc và so khớp dữ liệu trên cơ sở nối tầng các bộ lọc Bloom hoặc kết hợp với bộ nhớ Content Addressable Memory (CAM) có hiệu quả về độ chính xác lọc gói và dung lượng bộ nhớ sử dụng.

Chúc mừng NCS Dương Quang Mạnh đã bảo vệ thành công luận án tiến sĩ cấp Học viện
Hội đồng kết luận: Luận án tiến sĩ của NCS Dương Quang Mạnh là một công trình khoa học được tác giả tiến hành một cách nghiêm túc, đã sử dụng phương pháp nghiên cứu hiện đại, kết quả nghiên cứu của luận án được đăng trên các tạp chí khoa học có uy tín.
Hội đồng đã tiến hành bỏ phiếu thông qua luận án với kết quả 6/7 thành viên (01 thành viên vắng có lý do) đồng ý thông qua, Hội đồng cũng đã kiến nghị Học viện KTQS, Bộ Giáo dục và Đào tạo công nhận học vị và cấp bằng Tiến sĩ cho NCS Dương Quang Mạnh.
Nguyễn Thị Thu Hường – Phòng SĐH